Procesor główny Invensys Triconex MP3101 TMR
Opis
Produkcja | Invensys Triconex |
Model | Główny procesor TMR |
Informacje o zamówieniu | MP3101 |
Katalog | System Tricon |
Opis | Procesor główny Invensys Triconex MP3101 TMR |
Pochodzenie | Stany Zjednoczone (USA) |
Kod HS | 85389091 |
Wymiar | 16 cm * 16 cm * 12 cm |
Waga | 0,8 kg |
Bliższe dane
Główne moduły procesora
Procesory główne Model 3008 są dostępne dla systemów Tricon v9.6 i nowszych. Szczegółowe specyfikacje można znaleźć w Poradniku planowania i instalacji systemów Tricon.
W głównej obudowie każdego systemu Tricon muszą być zainstalowane trzy MP. Każdy MP niezależnie komunikuje się ze swoim podsystemem I/O i wykonuje napisany przez użytkownika program sterujący.
Sekwencja zdarzeń (SOE) i synchronizacja czasu
Podczas każdego skanowania MPs sprawdzają wyznaczone zmienne dyskretne pod kątem zmian stanu zwanych zdarzeniami. Kiedy nastąpi zdarzenie, MPs zapisują bieżący stan zmiennej i znacznik czasu w buforze bloku SOE.
Jeśli wiele systemów Tricon jest połączonych za pomocą NCM, możliwość synchronizacji czasu zapewnia spójną podstawę czasu dla efektywnego znakowania czasem SOE. Więcej informacji można znaleźć na stronie 70.
Diagnostyka
Rozbudowana diagnostyka sprawdza stan każdego procesora MP, modułu we/wy i kanału komunikacyjnego. Usterki przejściowe są rejestrowane i maskowane przez sprzętowy obwód głosowania większościowego.
Diagnozowane są trwałe usterki, a uszkodzony moduł wymieniany jest na gorąco. Diagnostyka MP wykonuje następujące zadania:
• Sprawdź pamięć stałą programu i statyczną pamięć RAM